本文へスキップします。

【全:日】メガメニュー
H1

DAPDNA-IM2A

製品詳細

DAPDNA-IM2A

DAPDNA-IM2A

DAPDNAは汎用プロセッサ(DAP)と動的再構成技術を応用したプロセッサ(DNA)の異なる性質を持つプロセッサで構成されるヘテロジニアス・マルチコアプロセッサです。
5世代目となるDAPDNA-IM2Aは955個の演算器(PE)を駆使して、画像処理・AI処理の高速実行と低消費電力を両立します。

▼ 資料ダウンロード

DAPDNA-IM2Aの主な仕様

DAP (デュアルDAP)
高性能32ビットRISCプロセッサ×2
命令キャッシュ8Kバイト、データキャッシュ 8Kバイト
DNA
動的再構成可能な16ビットPE(955個)の2 次元マトリックス
DNAコンフィギュレーション数 3バンク
(フォアグランド1バンク + バックグラウンド2 バンク)
※4バンク以上は、メインメモリからロード可能
外部インターフェース
ダイレクトI/O FPD Link 規格に準拠したシリアルインターフェース
内部16ビット幅、入出力 計4チャネル
(DNAモードは、複数のDAPDNA-IM2A 接続も可能)
DDR3 SDRAM 1000MT/s、64ビット幅 DDR3 SDRAMインターフェース
最大容量 2Gバイト
PCI Express PCI Express rev2.0a 準拠(4レーン)
ROM ブートおよびプログラム用シリアルROMインターフェース(SPI)
外部割込み 7 本
その他 UART 1チャネル、GPIO 16チャネル
動作周波数 DAP 400MHz、DNA 300MHz
消費電力 3 ~ 5W
電源 4電源
3.3V(GPIO)、2.5V(PCIe、LVDS)、1.5V(DDR3)、1.1V(コア)
パッケージ HFCBGA パッケージ、676ピン、鉛フリー(RoHS対応)
開発環境 統合環境DAPDNA-FW II

戻る

※商品の仕様およびデザインは予告無く変更する場合があります。
承認:エディタ